嵌入式培训
上海:021-51875830 北京:010-51292078
西安:029-86699670 南京:4008699035
成都:4008699035 武汉:027-50767718
广州:4008699035 深圳:4008699035
沈阳:024-31298103 石家庄:4008699035☆
全国统一报名免费电话:4008699035


课程表 联系我 在线聊 报名 付款 我们 QQ聊
嵌入式OS--4G手机操作系统
嵌入式硬件设计
Altium Designer Layout高速硬件设计
开发语言/数据库/软硬件测试
芯片设计/大规模集成电路VLSI
其他类
 
  Mentor DFT ATPG & MBIST培训
   入学要求

        学员学习本课程应具备下列基础知识:
        ◆ 电路系统的基本概念。

   班级规模及环境--热线:4008699035 手机:15921673576/13918613812( 微信同号)
       坚持小班授课,为保证培训效果,增加互动环节,每期人数限3到5人。
   上课时间和地点
上课地点:【上海】:同济大学(沪西)/新城金郡商务楼(11号线白银路站) 【深圳分部】:电影大厦(地铁一号线大剧院站)/深圳大学成教院 【北京分部】:北京中山/福鑫大楼 【南京分部】:金港大厦(和燕路) 【武汉分部】:佳源大厦(高新二路) 【成都分部】:领馆区1号(中和大道) 【沈阳分部】:沈阳理工大学/六宅臻品 【郑州分部】:郑州大学/锦华大厦 【石家庄分部】:河北科技大学/瑞景大厦 【广州分部】:广粮大厦 【西安分部】:协同大厦
近开课时间(周末班/连续班/晚班)
Mentor DFT ATPG & MBIST培训:2024年11月18日......(欢迎您垂询,视教育质量为生命!)
   实验设备
     ☆资深工程师授课

         ☆注重质量 ☆边讲边练

        ☆合格学员免费推荐工作
        ★实验设备请点击这儿查看★
   新优惠
       ◆在读学生凭学生证,可优惠500元。
   质量保障

        1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听;
        2、课程完成后,授课老师留给学员手机和Email,保障培训效果,免费提供半年的技术支持。
        3、培训合格学员可享受免费推荐就业机会。

  Mentor DFT ATPG & MBIST培训
培训方式以讲课和实验穿插进行

课程描述:

?

课程介绍:

本次培训共分三部分:前两部分培训将集中介绍Mentor DFTATPG工具。第三部分将以Mentor Memory BIST以及与边界扫描的集成等相关内容为主。其中穿插一些练习,以便工程师能更好的理解工具的使用。

随着芯片复杂度的提高,测试成本在整个芯片开发成本中所占有的比例也与日俱增。业界先进芯片的测试成本已经达到整个芯片开发成本的70%。当今,DFT技术已经成为保证芯片质量和公司质量信誉,降低测试成本的关键技术,进行可测试验性设计(Design For Test)已成为当今大规模集成电路开发过程中的重要环节。

Mentor Graphics公司做为EDA行业在DFT领域的领导者,提供业界先进的DFT解决方案,内容包括ATPG解决方案和BIST解决方案。

ATPG方面,Mentor公司提供的FastScan是业界杰出的测试向量自动生成工具,它可以针对全扫描IC设计或规整的部分扫描设计生成高质量的的测试向量;Mentor公司提供的带嵌入式压缩引擎的ATPG工具TestKompress拥有无以伦比的技术优势,它提供的嵌入式压缩模块可以很方便地集成到用户的设计,专利的EDTEmbedded Deterministic Test)算法在保证测试质量的前提下显著地(目前可达到100倍)压缩测试向量数目,并大大提高了ATPG运行的速度,从而达到降低测试成本的目的。

Mentor公司提供的MBISTArchitect能够自动创建MBIST逻辑,完成BIST逻辑与存储器的连接,集成MBIST的测试向量供测试机直接使用。MBISTArchitect以其简捷、易用、支持用户自定义测试算法等技术优势而被推崇为业界市场份额大的MBIST工具。它支持多种测试算法,用户还可以自定义算法。它能够在多个存储器之间共享BIST控制器,实现并行测试,从而显著缩短测试时间和节约芯片面积。MBIST结构中还可以包括故障的自动诊断功能,方便了故障定位和开发针对性的测试向量。

边界扫描测试技术创建边界扫描结构并且为设计中其它的测试方法包括扫描、存储器BIST和逻辑BIST提供芯片级的控制。Mentor公司提供的BSDArchitect工具读入ICASICMCM设计的行为级VHDLVerilog描述,生成符合IEEE1149.1边界扫描标准的VHDLVerilog电路描述,并将它插入到原来的设计中;为实现自动验证,它还可以生成一个可用于任何VHDLVerilog仿真器的测试基准文件;此外,BSDArchitect形成设计的BSDL模型,为生成测试向量做准备。

本次课程将为用户展示和集中讲解Mentor公司在DFT领域领先ATPG技术和解决方案,结合相应的上机练习课程使用户能够更加深入的理解在ATPG领域所备受关注的各种问题以及Mentor公司的DFT工具为您所带来的价值。

?

在这次课中可以学到:

第一部分:可测性设计原理的介绍以及工具的基本使用

l?????????DFT Basic Concepts

l?????????Full Scan and ATPF Flow

l?????????Configuring Scan Chains/Test Logic and Full Scan Flow

第二部分:如何利用ATPG工具提高故障覆盖率

l?????????Understanding ATPG Messaging

l?????????Achieving High Test Coverage

l?????????Testing for High Quality

l?????????Troubleshooting Low Test Coverage

l?????????Troubleshooting Test Patterns

第三部分?Memory BIST的使用以及与边界扫描工具的集成

l??????????Memory Test and BIST concept introduction

l??????????BIST Insertion and Pattern Translation

l??????????BIST Generation and Integrated with Boundary Scan