基于ARM9的SoC芯片设计培训班 |
培养对象 |
1.理工科背景,有志于数字集成电路设计工作的学生和转行人员;
2.需要充电,提升技术水平和熟悉设计流程的在职人员;
3.集成电路设计企业的员工内训。
|
入学要求 |
学员学习本课程应具备下列基础知识:
◆电路系统的基本概念。 |
班级规模及环境--热线:4008699035 手机:15921673576/13918613812( 微信同号) |
坚持小班授课,为保证培训效果,增加互动环节,每期人数限3到5人。 |
上课时间和地点 |
上课地点:【上海】:同济大学(沪西)/新城金郡商务楼(11号线白银路站) 【深圳分部】:电影大厦(地铁一号线大剧院站)/深圳大学成教院 【北京分部】:北京中山/福鑫大楼 【南京分部】:金港大厦(和燕路) 【武汉分部】:佳源大厦(高新二路) 【成都分部】:领馆区1号(中和大道) 【沈阳分部】:沈阳理工大学/六宅臻品 【郑州分部】:郑州大学/锦华大厦 【石家庄分部】:河北科技大学/瑞景大厦 【广州分部】:广粮大厦 【西安分部】:协同大厦
近开课时间(周末班/连续班/晚班): ARM9 SOC设计培训班:2024年11月18日......(欢迎您垂询,视教育质量为生命!) |
实验设备 |
☆资深工程师授课
☆注重质量
☆边讲边练 ☆合格学员免费推荐工作
★实验设备请点击这儿查看★ |
新优惠 |
◆在读学生凭学生证,可优惠500元。 |
质量保障 |
1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听;
2、课程完成后,授课老师留给学员手机和Email,保障培训效果,免费提供半年的技术支持。
3、培训合格学员可享受免费推荐就业机会。 |
基于ARM9的SoC芯片设计培训班 |
基于ARM9的SoC芯片设计
课程内容涵盖了SoC设计的新技术动向、ARM9系列处理器介绍和系统集成法,以及SoC设计中系统级设计问题的探讨等。
具体内容如下:
○ Designing for the always-on generation
○ ARM Architecutre Update
○ ARM9 Family Processor Core介绍
○ 电子系统级设计介绍
- Integration of ARM926EJ into designs
- Debug and Trace
- ARM PrimeCell design flow
- Overview of PrimeCells
- Production Testing
Designing with AMBA 2.0 Bus
- AMBA & AMBA Design Kit Overview
- Multi-layer AMBA
○ ARM的DSP处理器技术:OptimoDE
○ 系统硬件验证平台及软件开发
ARM926EJ Foundry Design Model
- IP Licensing
- ARM Foundry Program
- Business Model & Benefits
- Supported Foundries & Products
- Summary
○ SoC Design Methodology
ARM926EJ Prime Starter Kit
- PrimeXsys Platform Design
- Partner design examples
- Architecture
- Verification
- Development Tools
- RealView Versatile Platform
|
Introduction of “Garfield” Processor
● The Target Application of “Garfield”
● The challenges in the design
● Overview of the “Garfield” processor Architecture
● Road Map for the incoming design
● The Architecture design of “Garfield”
● AMBA On chip Bus
● MP3 software/hardware co design
● MMA Armulator modeling and design
“Garfield ” Memory System
● Memory System Performance Analysis
● SDRAM controller performance optimization
● Embedded SRAM based program performance and Power optimization
Specman based Function verification of “Garfield ”
● Verification plan of Garfield
● EVC based AHB modules verification
● Coverage analysis
Power analysis and optimization of “Garfield”
● Power estimation
● System level low power design
● Clock gating low power design and integrated clock gating cell for timing optimization
● SDRAM power model and analysis
“Garfield” Based PDA prototype design
● The hardware system of the PDA prototype
● uCLinux porting and optimization
● MiniGUI porting and optimization |