1.ESD/Lach up规则的版图自动检查工具 Helmet
l??????? 针对典型的ESD/Latch up规则,定制化开发版图自动检查工具,覆盖全面,有效提高芯片成品率和可靠性
l??????? 针对不同工艺,提供全套ESD/Latch up的规则文件及检查工具的完整工具包,
l??????? ESD器件的Guard Ring检查,保证器件周围的Guard Ring完整、正确。
l??????? ESD器件的临近区域内的普通器件类型检查,保证极性的正确。
l??????? 针对宽度很大的MOS器件,检查其周围区域的合理正确性。
l??????? 检查Guard Ring的电阻值是否足够小
l??????? 检查VDD, GND的PAD到Guard Ring的电阻值是否足够小。
l??????? 检查孔接触是否完全可靠
?
2.PDK开发服务
l??????? 提供Pcell开发的自动生成工具与服务
l??????? 提供DRC/LVS/RCX的Runset定制开发,可生成Calibre, Hercules, Assura, Dracula等多种主流EDA工具的Runset
l??????? 开发特殊器件的Pcell,例如射频电路的螺旋电感器件,满足复杂工艺要求
l??????? 自动生成PDK的Test Pattern,对Pcell, Runset进行自动验证
?
3.与Calibre兼容的DRC/LVS版图验证工具
相对于传统的打散方式的版图设计规则检查,采用层次验证,对版图中相同的单元重复出现多次的数据只检查一次,消除了重复查错和重复报错的问题,尤其对版图中重复单元结构的处理效率高,可显著地提高版图验证的时间和空间效率。该工具与主流Calibre工具的命令文件完全兼容。
?
l??????? 为了防止芯片被物理攻击,在有效电路的版图中,自动加入保护层金属(Shield),该保护层的信号线受到持续的监控,保证芯片的安全不被破坏。
l??????? 在版图保护电路的自动检测工具中,针对连通性规则、均匀性规则、绕障碍规则、覆盖率规则、DRC规则和安全性规则等进行全面检查,保证保护电路的高效合理性。?
l??????? 支持保护电路单个信号线、多个信号线的自动布线
l??????? 区域内可以有不同的障碍,布线工具可自动绕开障碍
l??????? 用户可指定区域的任意位置和任意层次,进行保护电路的自动布线
l??????? 用户可指定信号线的任意位置的起始点和终止点,进行保护电路的自动布线
l??????? 自动进行保护电路的覆盖率检查
l??????? 自动进行连通性检查。
自动进行安全强度检查。 |